當前位置:學問君>人在職場>求職指導>

華爲硬件工程師筆試題

學問君 人氣:2.39W

1、基爾霍夫定理的內容是什麼?(仕蘭微電子)

華爲硬件工程師筆試題

基爾霍夫定理包括電流定律和電壓定律。

電流定律(KCL):在集總電路中,任何時刻,對任一結點,所有流出結點的支路電流的代數和恆等於零。

電壓定律(KVL):在集總電路中,任何時刻,沿任一回路,所有支路電壓的代數和恆等於零。

2、平板電容公式(C=εS/4πkd)。(未知)

3、最基本的如三極管曲線特性。(未知)

4、描述反饋電路的概念,列舉他們的應用。(仕蘭微電子)

5、負反饋種類(電壓並聯反饋,電流串聯反饋,電壓串聯反饋和電流並聯反饋);

負反饋的優點:(未知)

穩定放大倍數;

改變輸入電阻——串聯負反饋,增大輸入電阻;並聯負反饋,減少輸入電阻;

改變輸出電阻——電壓負反饋,減少輸出電阻;電流負反饋,增大輸出電阻;

有效地擴展放大器的通頻帶;

改善放大器的線性和非線性失真。

6、放大電路的頻率補償的目的是什麼,有哪些方法?(仕蘭微電子)

頻率補償目的就是減小時鐘和相位差,使輸入輸出頻率同步

很多放大電路里都會用到鎖相環頻率補償電路

7、頻率響應,如:怎麼纔算是穩定的,如何改變頻響曲線的幾個方法。(未知)

8、給出一個查分運放,如何相位補償,並畫補償後的波特圖。(凹凸)

9、基本放大電路種類(電壓放大器,電流放大器,互導放大器和互阻放大器),優缺 點,特別是廣泛採用差分結構的原因。(未知)

10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知)

11、畫差放的兩個輸入管。(凹凸)

12、畫出由運放構成加法、減法、微分、積分運算的電路原理圖。並畫出一個晶體管級的 運放電路。(仕蘭微電子)

13、用運算放大器組成一個10倍的放大器。(未知)

14、給出一個簡單電路,讓你分析輸出電壓的特性(就是個積分電路),並求輸出端某點 的 rise/fall時間。(Infineon筆試試題)

15、電阻R和電容C串聯,輸入電壓爲R和C之間的電壓,輸出電壓分別爲C上電壓和R上電 壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何爲高通濾波器,何爲低通濾 波器。當RC<<t時,給出輸入電壓波形圖,繪製兩種電路的輸出波形圖。(未知)< p="">

16、有源濾波器和無源濾波器的原理及區別?(新太硬件)

若濾波電路僅由無源元件(電阻、電容、電感)組成,則成爲無源濾波電路。

若濾波電路由無源元件和有源元件(雙極型管、單極型管、集成運放)共同構成,則成爲有源濾波電路。

無源濾波電路的通帶放大倍數及其截止頻率都隨負載而變化,這缺點常常不符合信號處理的要求。

有源濾波電路一般由RC網絡和集成運放構成,因而必須在合適的直流電源供電的情況下才能起濾波作用。有源濾波不適於高電壓大電流的負載,只適用於信號處理。

通常,直流電源中整流後的濾波電路均採用無源電路;且在大電流負載時,採用LC電路。

17、有一時域信號S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),當其透過低通、 帶通、高通濾波器後的信號表示方式。(未知)

18、選擇電阻時要考慮什麼?(東信筆試題)

19、在CMOS電路中,要有一個單管作爲開關管精確傳遞模擬低電平,這個單管你會用P管 還是N管,爲什麼?(仕蘭微電子)

20、給出多個mos管組成的電路求5個點的電壓。(Infineon筆試試題)

21、電壓源、電流源是集成電路中經常用到的模組,請畫出你知道的線路結構,簡單描述 其優缺點。(仕蘭微電子)

22、畫電流偏置的產生電路,並解釋。(凹凸)

23、史密斯特電路,求回差電壓。(華爲面試題)

24、晶體振盪器,好像是給出振盪頻率讓你求週期(應該是單片機的,12分之一週期....) (華爲面試題)

25、LC正弦波振盪器有哪幾種三點式振盪電路,分別畫出其原理圖。(仕蘭微電子)

變壓器反饋式振盪電路、電感反饋式振盪電路、電容反饋式振盪電路

26、VCO是什麼,什麼參數(壓控振盪器?) (華爲面試題)

27、鎖相環有哪幾部分組成?(仕蘭微電子)

28、鎖相環電路組成,振盪器(比如用D觸發器如何搭)。(未知)

29、求鎖相環的輸出頻率,給了一個鎖相環的結構圖。(未知)

30、如果公司做高頻電子的,可能還要RF知識,調頻,鑑頻鑑相之類,不一一列舉。(未知)

31、一電源和一段傳輸線相連(長度爲L,傳輸時間爲T),畫出終端處波形,考慮傳輸線 無損耗。給出電源電壓波形圖,要求繪製終端波形圖。(未知)

32、微波電路的匹配電阻。(未知)

33、DAC和ADC的實現各有哪些方法?(仕蘭微電子)

34、A/D電路組成、工作原理。(未知)

數字電路

問:四種觸發器?區別?

SR觸發器:00保持,01置一,10置零,11不定

JK觸發器:00保持,01置一,10置零,11翻轉

T觸發器:0保持,1翻轉

D觸發器:0置零,1置一

問:設想你將設計完成一個電子電路方案。請簡述用EDA軟件(如PROTEL)進行設計(包

括原理圖和PCB圖)到調試出樣機的整個過程。在各環節應注意哪些問題?

(1) 利用protel 99 SE電路設計與仿真軟件

(一) 畫出原理圖。

(二) 電氣規則檢查,生成ERC測試報告

(三) 生成報表,包括:網絡表,元件列表,層次項目組織列表,元件交叉參考表,引腳列表。

(四) 對每個元器件進行封裝

(五) 匯入PCB板,設計佈線規則,然後佈線

(六) 生成PCB報表和PCB板的設計規則校驗。

(七) 最後將線路打印到銅板上。

(2) 將打印好的印製板放入三氯化鐵的溶液中腐蝕,腐蝕完後,就進行鑽孔,塗上助焊劑後就可以安裝了。

1、同步電路和異步電路的區別是什麼?(仕蘭微電子)

同步電路是說電路里的時鐘相互之間是同步 的,同步的含義不只侷限於同一個CLOCK,而是容許有多個CLOCK,這些CLOCK的週期有倍數關係並且相互之間的相位關係是固定的就可以,比如, 10ns, 5ns, 2.5ns 三個CLOCK的電路是同步電路。

異步電路是指CLOCK之間沒有倍數關係或者相互之間的相位關係不是固定的,比如5ns, 3ns 兩個CLOCK是異步的。所以異步電路只有靠仿真來檢查電路正確與否。

異步電路主要是組合邏輯電路,用於產生地址譯碼器、FIFO或RAM的讀寫控制信號脈衝,但它同時也用在時序電路中,此時它沒有統一的時鐘,狀態變化的時刻是不穩定的,通常輸入信號只在電路處於穩定狀態時才發生變化。也就是說一個時刻允許一個輸入發生變化,以避免輸入信號之間造成的競爭冒險。電路的穩定需要  有可靠的建立時間和持時間。

同步電路是由時序電路(寄存器和各種觸發器)和組合邏輯電路構成的電路,其所有操作都是在嚴格的時鐘控制下完成的。這些時序電路共享同一個時鐘CLK,而 所 有的狀態變化都是在時鐘的上升沿(或下降沿)完成的。比如D觸發器,當上升延到來時,寄存器把D端的電平傳到Q輸出端。

2、什麼是同步邏輯和異步邏輯?(漢王筆試)

同步邏輯是時鐘之間有固定的因果關係。異步邏輯是各時鐘之間沒有固定的因果關係。

3、什麼是"線與"邏輯,要實現它,在硬件特性上有什麼具體要求?(漢王筆試)

線與邏輯是兩個輸出信號相連可以實現與的功能。在硬件上,要用oc門來實現,由於不用 oc門可能使灌電流過大,而燒壞邏輯門。 同時在輸出端口應加一個上拉電阻。

4、什麼是Setup 和Holdup時間?(漢王筆試)

5、setup和holdup時間,區別.(南山之橋)

6、解釋setup time和hold time的定義和在時鐘信號延遲時的變化。(未知)

7、解釋setup和hold time violation,畫圖說明,並說明解決辦法。(威盛VIA

2003.11.06 上海筆試試題)

Setup/hold time 是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發器的時鐘信號上升沿到來以前,數據穩定不變的時間。輸入信號應提前時鐘上升沿(如上升沿有效)T時間到達芯片,這個T就是建立時間- Setup time.如不滿足setup time,這個數據就不能被這一時鐘打入觸發器,只有在下一個時鐘上升沿,數據才能被打入觸發器。 保持時間是指觸發器的時鐘信號上升沿到來以後,數據穩定不變的時間。如果hold time 不夠,數據同樣不能被打入觸發器。

建立時間(Setup Time)和保持時間(Hold time)。建立時間是指在時鐘邊沿前,數據信號需要保持不變的時間。保持時間是指時鐘跳變邊沿後數據信號需要保持不變的時間。如果不滿足建立和保持時間的話,那麼DFF將不能正確地採樣到數據,將會出現 metastability的情況。如果數據信號在時鐘沿觸發前後持續的時間均超過建立和保持時間,那麼超過量就分別被稱爲建立時間裕量和保持時間裕量。

8、說說對數字邏輯中的競爭和冒險的理解,並舉例說明競爭和冒險怎樣消除。(仕蘭微 電子)

9、什麼是競爭與冒險現象?怎樣判斷?如何消除?(漢王筆試)

在組合電路中,信號經由不同的途徑達到某一會合點的時間有先有後,這種現象稱爲競爭。

由於競爭而引起電路輸出發生瞬間錯誤現象稱爲冒險。表現爲輸出端出現了原設計中沒有的窄脈衝,常稱其爲毛刺。

只要輸出端的邏輯函數在一定條件下能簡化成 Y=A+A' 或 Y=A.A' ,則可判斷存在競爭-冒險現象。

消除方法:接入濾波電容、引入選通脈衝、修改邏輯設計(增加冗餘項)

10、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試)

常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由於TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V。

11、如何解決亞穩態。(飛利浦-大唐筆試)

亞穩態是指觸發器無法在某個規定時間段內達到一個可確認的狀態。當一個觸發器進入亞

穩態時,既無法預測該單元的輸出電平,也無法預測何時輸出才能穩定在某個正確的電平

上。在這個穩定期間,觸發器輸出一些中間級電平,或者可能處於振盪狀態,並且這種無

用的輸出電平可以沿信號通道上的.各個觸發器級聯式傳播下去。

12、IC設計中同步復位與 異步復位的區別。(南山之橋)

13、MOORE 與 MEELEY狀態機的特徵。(南山之橋)

14、多時域設計中,如何處理信號跨時域。(南山之橋)

15、給了reg的setup,hold時間,求中間組合邏輯的delay範圍。(飛利浦-大唐筆試)

Delay < period - setup – hold

16、時鐘週期爲T,觸發器D1的建立時間最大爲T1max,最小爲T1min。組合邏輯電路最大延

遲爲T2max,最小爲T2min。問,觸發器D2的建立時間T3和保持時間應滿足什麼條件。(華

爲)

17、給出某個一般時序電路的圖,有Tsetup,Tdelay,Tck->q,還有 clock的delay,寫出決

定最大時鐘的因素,同時給出表達式。(威盛VIA 2003.11.06 上海筆試試題)

18、說說靜態、動態時序模擬的優缺點。(威盛VIA 2003.11.06 上海筆試試題)

19、一個四級的Mux,其中第二級信號爲關鍵信號 如何改善timing。(威盛VIA

2003.11.06 上海筆試試題)

20、給出一個門級的圖,又給了各個門的傳輸延時,問關鍵路徑是什麼,還問給出輸入,

使得輸出依賴於關鍵路徑。(未知)

21、邏輯方面數字電路的卡諾圖化簡,時序(同步異步差異),觸發器有幾種(區別,優

點),全加器等等。(未知)

22、卡諾圖寫出邏輯表達使。(威盛VIA 2003.11.06 上海筆試試題)

23、化簡F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)

24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-

well its transfer curve (Vout-Vin) And also explain the

operation region of PMOS and NMOS for each segment of the transfer curve? (威

盛筆試題circuit design-beijing-03.11.09)

25、 To design a CMOS invertor with balance rise and fall time,please define

the ration of channel width of PMOS and NMOS and explain?

26、爲什麼一個標準的倒相器中P管的寬長比要比N管的寬長比大?(仕蘭微電子)

27、用mos管搭出一個二輸入與非門。(揚智電子筆試)

28、 please draw the transistor level schematic of a cmos 2 input AND gate and

explain which input has faster response for output rising edge.(less delay

time)。(威盛筆試題circuit design-beijing-03.11.09)

29、畫出NOT,NAND,NOR的符號,真值表,還有transistor level的電路。(Infineon筆

試)

30、畫出CMOS的圖,畫出tow-to-one mux gate。(威盛VIA 2003.11.06 上海筆試試題)

31、用一個二選一mux和一個inv實現異或。(飛利浦-大唐筆試)

32、畫出Y=A*B+C的cmos電路圖。(科廣試題)

33、用邏輯們和cmos電路實現ab+cd。(飛利浦-大唐筆試)

34、畫出CMOS電路的晶體管級電路圖,實現Y=A*B+C(D+E)。(仕蘭微電子)

35、利用4選1實現F(x,y,z)=xz+yz’。(未知)

36、給一個表達式f=xxxx+xxxx+xxxxx+xxxx用最少數量的與非門實現(實際上就是化

簡)。

37、給出一個簡單的由多個NOT,NAND,NOR組成的原理圖,根據輸入波形畫出各點波形。

(Infineon筆試)

38、爲了實現邏輯(A XOR B)OR (C AND D),請選用以下邏輯中的一種,並說明爲什

麼? 1)INV 2)AND 3)OR 4) NAND 5)NOR 6)XOR 答案:NAND

39、用與非門等設計全加法器。(華爲)

40、給出兩個門電路讓你分析異同。(華爲)

41、用簡單電路實現,當A爲輸入時,輸出B波形爲…(仕蘭微電子)

42、A,B,C,D,E進行投票,多數服從少數,輸出是F(也就是如果A,B,C,D,E中1的個數比0

多,那麼F輸出爲1,否則F爲0),用與非門實現,輸入數目沒有限制。(未知)

43、用波形表示D觸發器的功能。(揚智電子筆試)

44、用傳輸門和倒向器搭一個邊沿觸發器。(揚智電子筆試)

45、用邏輯們畫出D觸發器。(威盛VIA 2003.11.06 上海筆試試題)

46、畫出DFF的結構圖,用verilog實現之。(威盛)

47、畫出一種CMOS的D鎖存器的電路圖和版圖。

48、D觸發器和D鎖存器的區別。(新太硬件面試)

49、簡述latch和filp-flop的異同。(未知)

50、LATCH和DFF的概念和區別。(未知)

51、latch與register的區別,爲什麼現在多用register.行爲級描述中latch如何產生的。

(南山之橋)

52、用D觸發器做個二分顰的電路.又問什麼是狀態圖。(華爲)

53、請畫出用D觸發器實現2倍分頻的邏輯電路?(漢王筆試)

54、怎樣用D觸發器、與或非門組成二分頻電路?(東信筆試)

55、 How many flip-flop circuits are needed to divide by 16? (Intel) 16分頻?

56、用filp-flop和logic-gate設計一個1位加法器,輸入carryin和current-stage,輸出

carryout和next-stage. (未知)

57、用D觸發器做個4進制的計數。(華爲)

58、實現N位Johnson Counter,N=5。(南山之橋)

59、用你熟悉的設計方式設計一個可預置初值的7進制循環計數器,15進制的呢?(仕蘭

微電子)

60、數字電路設計當然必問Verilog/VHDL,如設計計數器。

61、BLOCKING NONBLOCKING 賦值的區別。(南山之橋)

62、寫異步D觸發器的verilog module。(揚智電子筆試)

module dff8(clk , reset, d, q);

input clk;

input reset;

input [7:0] d;

output [7:0] q;

reg [7:0] q;

always @ (posedge clk or posedge reset)

if(reset)

q <= 0;

else

q <= d;

endmodule

63、用D觸發器實現2倍分頻的Verilog描述? (漢王筆試)

module divide2( clk , clk_o, reset);

input clk , reset;

output clk_o;

wire in;

reg out ;

always @ ( posedge clk or posedge reset)

if ( reset)

out <= 0;

else

out <= in;

assign in = ~out;

assign clk_o = out;

endmodule

64、可編程邏輯器件在現代電子設計中越來越重要,請問:a) 你所知道的可編程邏輯器

件有哪些? b) 試用VHDL或VERILOG、ABLE描述8位D觸發器邏輯。(漢王筆試)

PAL,PLD,CPLD,FPGA。

module dff8(clk , reset, d, q);

input clk;

input reset;

input d;

output q;

reg q;

always @ (posedge clk or posedge reset)

if(reset)

q <= 0;

else

q <= d;

endmodule

65、請用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子)

66、用VERILOG或VHDL寫一段代碼,實現10進制計數器。(未知)

67、用VERILOG或VHDL寫一段代碼,實現消除一個glitch。(未知)

68、一個狀態機的題目用verilog實現(不過這個狀態機畫的實在比較差,很容易誤解

的)。(威盛VIA 2003.11.06 上海筆試試題)

69、描述一個交通信號燈的設計。(仕蘭微電子)

70、畫狀態機,接受1,2,5分錢的賣報機,每份報紙5分錢。(揚智電子筆試)

71、設計一個自動售貨機系統,賣soda水的,只能投進三種硬幣,要正確的找回錢

數。 (1)畫出fsm(有限狀態機);(2)用verilog編程,語法要符合fpga設計

的要求。(未知)

72、設計一個自動飲料售賣機,飲料10分錢,硬幣有5分和10分兩種,並考慮找零:(1)

畫出fsm(有限狀態機);(2)用verilog編程,語法要符合fpga設計的要求;(3)設計

工程中可使用的工具及設計大致過程。(未知)

73、畫出可以檢測10010串的狀態圖,並verilog實現之。(威盛)

74、用FSM實現101101的序列檢測模組。(南山之橋)

a爲輸入端,b爲輸出端,如果a連續輸入爲1101則b輸出爲1,否則爲0。

例如a: 0001100110110100100110

b: 0000000000100100000000

請畫出state machine;請用RTL描述其state machine。(未知)

75、用verilog/vddl檢測stream中的特定字元串(分狀態用狀態機寫)。(飛利浦-大唐

筆試)

76、用verilog/vhdl寫一個fifo控制器(包括空,滿,半滿信號)。(飛利浦-大唐筆試)

77、現有一用戶需要一種集成電路產品,要求該產品能夠實現如下功能:y=lnx,其中,x

爲4位二進制整數輸入信號。y爲二進制小數輸出,要求保留兩位小數。電源電壓爲3~5v假

設公司接到該項目後,交由你來負責該產品的設計,試討論該產品的設計全程。(仕蘭微

電子)

78、sram,falsh memory,及dram的區別?(新太硬件面試)

79、給出單管DRAM的原理圖(西電版《數字電子技術基礎》作者楊頌華、馮毛官205頁圖9

-14b),問你有什麼辦法提高refresh time,總共有5個問題,記不起來了。(降低溫

度,增大電容存儲容量)(Infineon筆試)

80、 Please draw schematic of a common SRAM cell with 6 transistors,point out

which nodes can store data and which node is word line control? (威盛筆試題

circuit design-beijing-03.11.09)

81、名詞:sram,ssram,sdram

82、What is PC Chipset?

芯片組(Chipset)是主板的核心組成部分,按照在主板上的排列位置的不同,通常分爲北橋芯片和南橋芯片。北橋芯片提供對CPU的類型和主頻、內存的類型和最大容量、ISA/PCI/AGP插槽、ECC糾錯等支援。南橋芯片則提供對KBC(鍵盤控制器)、RTC(實時時鐘控制器)、USB(通用串行總線)、Ultra DMA/33(66)EIDE數據傳輸方式和ACPI(進階能源管理)等的支援。其中北橋芯片起着主導性的作用,也稱爲主橋(Host Bridge)。

除了最通用的南北橋結構外,目前芯片組正向更進階的加速集線架構發展,Intel的8xx系列芯片組就是這類芯片組的代表,它將一些子系統如IDE接口、音效、MODEM和USB直接接入主芯片,能夠提供比PCI總線寬一倍的帶寬,達到了266MB/s。